日韩亚洲中文无码_精品少妇爆乳无码一区二区_黄色视频一级毛片国产_精品少妇无码av在线播放资讯_最近韩国高清免费观看视频大全_两口子交换真实刺激高潮_欧美成人怡红院在线观看_欧美一级大黄特黄_偷碰人妻无码视频_边做边喷老熟妇

西南西北銷售

華北東北銷售

華南華中銷售

華東銷售

境外銷售WhatApp

在線客服
網(wǎng)站導(dǎo)航

【關(guān)注】電子封裝可靠性:過去、現(xiàn)在及未來(下)

2022-04-26 16:30:59 行業(yè)新聞 3554

轉(zhuǎn)自由半導(dǎo)體在線整理自機(jī)械工程學(xué)報(bào)

第 57 卷第 16 期 

2封裝膠。在 LED 封裝過程中,通常采用環(huán)氧樹脂或硅膠作為封裝膠。但由于環(huán)氧樹脂容易出現(xiàn)老化變黃,嚴(yán)重影響出光效率[105],而硅膠具有更好的光-熱穩(wěn)定性,透光率也很高,所以在封裝過程中常用硅膠作為封裝膠體。硅膠對不同顏色的光透光率通常能達(dá)到 97%以上。提高 LED 封裝膠折射率可有效減少芯片和封裝材料界面上的全反射,因此高折射率、高透光率的封裝材料對于提高取光效率也很重要。目前主要產(chǎn)品來自美國道康寧公司,其推出的高折射率硅膠比傳統(tǒng)的環(huán)氧樹脂材料具有更好的光-熱穩(wěn)定性,透光率也很高,因而能顯著改善 LED 的光學(xué)性能。國內(nèi)外學(xué)者通過開發(fā)或者改良工藝,也實(shí)現(xiàn)了硅膠質(zhì)量的提升。在封裝膠中摻雜高折射率的散射粒子,可以提升封裝膠的折射率, 減少界面全反射, 從而提升取光效率。

摻雜的粒子包括納米 TiO2粒子、 ZnO粒子。WANG 等將二氧化鈦納米顆粒摻雜入硅膠中,如圖 8所示。結(jié)果表明將藍(lán)光 LED 芯片上硅膠分為兩層,接觸芯片的一層摻雜二氧化鈦顆粒,上層為純硅膠,在 20 mA 和 80 mA 工作電流時(shí),可以將光通量分別提升 3%和 5%,在老化試驗(yàn)中,發(fā)現(xiàn)光通量衰減情況得到一定程度抑制。

3固晶材料。良好的散熱對于大功率 LED 封裝至關(guān)重要, 是保障 LED 能夠維持高光學(xué)性能的前提條件,是實(shí)現(xiàn) LED 封裝高可靠性的重要內(nèi)容。解決 LED 封裝散熱的最主要的方法是利用高導(dǎo)熱的界面材料和基板材料降低芯片到外部環(huán)境的熱阻,將芯片的熱量快速傳導(dǎo)到外部的散熱器中。LED 芯片產(chǎn)生的絕大部分熱量是通過固晶層向下傳導(dǎo),因此固晶層不僅起到固定 LED 芯片的作用, 而且是熱量傳遞的必經(jīng)路徑,是散熱關(guān)鍵,因而需要降低固晶層熱阻。目前采用的主流方法為采用高導(dǎo)熱率的固晶材料。

由于成本較低、工藝溫度較低,絕緣膠為早期應(yīng)用產(chǎn)品;隨著功率的增大, 由于絕緣膠熱導(dǎo)率低,己經(jīng)很少使用。目前主流的固晶材料是導(dǎo)電銀膠和共晶焊料。導(dǎo)電銀膠主要成份為銀粉和樹脂,具有一定的導(dǎo)電性,熱導(dǎo)率大于 2 W/m·K,但含有一定的有毒物質(zhì),比如鉛。LED 封裝功率越來越大,固晶材料需要更高的熱導(dǎo)率,因此人們制造了金錫、錫銀銅等共晶焊料,將熱導(dǎo)率提升到60 W/m·K 以上,而且共晶焊料已經(jīng)成為目前市場上大功率 LED 主流固晶材料。為了使得 LED 壽命延長,應(yīng)用更加廣泛,大量學(xué)者將研究熱點(diǎn)集中于提升材料熱導(dǎo)率,主要為摻雜高熱導(dǎo)率材料,如摻雜金剛石、 碳納米管、 納米銀等。

國外學(xué)者將銀膠、錫銀銅焊料及加入碳納米管的焊料分別進(jìn)行研究試驗(yàn),結(jié)果證實(shí)具有碳納米管的焊料熱導(dǎo)率更高,更能減小固晶層界面熱阻。陳明祥老師課題組通過研究發(fā)現(xiàn),當(dāng)固晶材料熱導(dǎo)率提升時(shí), 固晶層界面熱阻降低, 使得封裝總熱阻降低,可以增加 LED 的光輸出。

4封裝基板。芯片產(chǎn)生的熱量主要有三個(gè)導(dǎo)熱路徑,一是通過封裝膠向環(huán)境散熱,二是通過引線和引腳傳熱,三是通過固晶層和封裝基板向下傳熱。其中絕大部分熱量通過固晶層和封裝基板傳導(dǎo)。封裝基板的主要性能圍繞可靠性和散熱性,就需要考慮熱力學(xué)性能,因此要有高熱導(dǎo)率和適當(dāng)?shù)臒崤蛎浵禂?shù)。

金屬芯印刷電路板(Metal core PCB, MCPCB)于20 世紀(jì) 60 年代在美國研發(fā)制造,其中金屬基板具有很好的散熱性能,但往往熱膨脹系數(shù)不滿足匹配性要求。普通的 MCPCB 由于中間的絕緣層的熱導(dǎo)率很低,只有 2~10 W/m·K,因此,盡管基板中金屬的熱導(dǎo)率很高, 但整體熱阻仍高達(dá) 50 K/W。中國臺灣鉆石科技則采用類鉆碳涂層取代 MCPCB中的有機(jī)絕緣層,大幅提高了熱導(dǎo)率和耐熱性。韓國研究學(xué)者將鋁基板進(jìn)行氧化試驗(yàn),使得一面產(chǎn)生了氧化鋁(Al2O3),從而使基板熱阻得到了有效降低。陶瓷材料由于具有良好的絕緣性和熱導(dǎo)率,在制造封裝基板方面已經(jīng)有了廣泛應(yīng)用,其熱膨脹系數(shù)匹配性能也較好。主要有低溫共燒陶瓷(Low temperature co-fired ceramic,LTCC)、覆銅陶瓷基板(Direct bonding copper, DBC)、直接鍍銅基板(Direct plate copper, DPC)等種類。韓國學(xué)者通過在基板上制備銀過孔,增強(qiáng)了基板熱導(dǎo)率,同時(shí)有效減小了熱阻。LTCC 基板在 21 世紀(jì)初由美國專家制造應(yīng)用,由于結(jié)構(gòu)簡單,熱界面少,大大提高了散熱性能。美國LORD 公司開發(fā)的 Anotherm 陽極氧化鋁基板己成功應(yīng)用于大功率LED 封裝。

鋁基板與 Al2O3 陶瓷基板、 AlN 陶瓷基板最大的區(qū)別在于鋁基板中有一層熱導(dǎo)率低的絕緣層,嚴(yán)重影響了鋁基板的整體導(dǎo)熱性能。S.H.Shin 金屬鋁基板有選擇性地進(jìn)行氧化,并在基板上面封裝微米級 的 功 率 型 單 片 微 波 集 成 電 路 芯 片 (Monolithic microwave integrated circuit, MMIC), 不僅具有良好的導(dǎo)熱性能,而且還降低了封裝成本,簡化了基板 制 造 工 藝 。金 屬 基 復(fù) 合 材 料 (Metal matrix composite, MMC)基板具有更好的熱膨脹系數(shù)匹配性能。國外學(xué)者通過試驗(yàn)制造了在 LED 封裝中可實(shí)用的 Al-SiC 復(fù)合基板,熱導(dǎo)率得到提升的同時(shí),熱膨脹系數(shù)也可以調(diào)節(jié)。Al-SiC 熱膨脹系數(shù)與芯片相近,強(qiáng)度和硬度都超過了銅和鋁,但離大規(guī)模的產(chǎn)業(yè)化應(yīng)用仍有一段距離。

硅材料熱導(dǎo)率更高,力學(xué)性能更好,中國臺灣的 LED 產(chǎn)品中己經(jīng)將 DPC 工藝技術(shù)應(yīng)用到了硅基板制備中。香港科技大學(xué)的研究學(xué)者通過刻蝕出硅通孔,提升了硅基板的散熱性能,同時(shí)與熒光粉涂覆工藝相結(jié)合, 使得 LED 熱性能得到提升。

 

2.2 功率電子封裝可靠性研究

功率模塊用于電力控制,對高效的能量轉(zhuǎn)換起著關(guān)鍵作用。近年來,利用寬帶隙半導(dǎo)體(如 SiC 和GaN)的功率電子模塊得到了關(guān)注與發(fā)展,其工作溫度預(yù)計(jì)在 200℃以上, 功率模塊封裝在 200℃以上的高溫?zé)帷獧C(jī)械疲勞老化挑戰(zhàn)極其嚴(yán)峻。因此,研究高可靠性、長壽命的功率模塊非常必要。對功率器件的研究從 20 世紀(jì) 90 年代就開始了,功率模塊結(jié)構(gòu)完整性研究主要集中在功率器件的狀態(tài)監(jiān)測和剩余壽命估計(jì)。

目前 基 于 計(jì) 算 機(jī) 輔 助 工 程 (Computer aidedengineering, CAE)的應(yīng)力分析、斷裂力學(xué)和材料強(qiáng)度分析已被廣泛應(yīng)用于確保功率電子器件封裝結(jié)構(gòu)完整性。例如,以往功率器件封裝的結(jié)構(gòu)完整性的關(guān)鍵是芯片和鍵合線之間的連接(線鍵合位置)以及芯片和銅基板之間通過封裝互連材料實(shí)現(xiàn)連接。在功率模塊工作時(shí),這些封裝互連受到周期性的溫度變化作用,由于功率模塊的封裝材料間 CTE 不匹配,從而導(dǎo)致其承受顯著的循環(huán)熱應(yīng)力,極易導(dǎo)致熱-機(jī)械疲勞現(xiàn)象。熱-機(jī)械疲勞可能導(dǎo)致模塊封裝引線斷裂和封裝互連的裂紋產(chǎn)生與擴(kuò)展。亟須發(fā)展功率電子模塊中鍵合引線和連接層的熱-機(jī)械疲勞壽命的估算方法, 實(shí)現(xiàn)功率電子器件的封裝結(jié)構(gòu)完整性設(shè)計(jì)。這就要求我們掌握失效原因,并開發(fā)準(zhǔn)確的壽命預(yù)測方法。

近些年來,研究人員提出了一些基于溫度范圍的引線壽命預(yù)測模型。它們包含引線脫落壽命公式和連接層開裂壽命預(yù)測模型。但是該模型為了擬合試驗(yàn)數(shù)據(jù),需要確定與物理量有關(guān)的常數(shù),而鑒于功率模塊復(fù)雜的工況,使得這種方法的模型使用僅限于某一功率模塊,不同的模塊和工況需要進(jìn)行新的參數(shù)擬合和修正。隨后有學(xué)者就提出了基于非彈性應(yīng)變范圍Δεin 的引線脫落和連接層裂紋的壽命預(yù)測模型,以及非線性斷裂力學(xué)參數(shù) J型積分范圍ΔJ [156]和非線性斷裂力學(xué)參數(shù) T*型積分范圍ΔT*的壽命預(yù)測模型[157]。由于它們均是直接影響熱疲勞的物理參量, 因此均比基于溫度范圍ΔT 的壽命預(yù)測模型更簡單。

除壽命預(yù)測理論模型外,針對功率器件的封裝壽命預(yù)測還需要注意:由于引線鍵合的焊點(diǎn)尺寸非常小,針對引線鍵合的壽命預(yù)測中,其裂紋擴(kuò)展壽命常常忽略不計(jì),但對于功率模塊的連接層十分必要考慮裂紋擴(kuò)展的壽命??梢钥紤]采用基于 Paris定律給出的疲勞裂紋擴(kuò)展速率來準(zhǔn)確預(yù)測連接層的開裂行為;以 ANSYS 等為代表的商用有限元軟件目前不提供標(biāo)準(zhǔn)的基于連續(xù)損傷力學(xué)和共聚力模型的壽命預(yù)測方法函數(shù)調(diào)用,因此,急切需要在商業(yè)有限元軟件中增添這些方法函數(shù)或開發(fā)新的專用有限元軟件;機(jī)械載荷試驗(yàn)應(yīng)更多的用于獲得Coffin-Manson 定律型的疲勞特性以及 Paris 定律型的疲勞裂紋擴(kuò)展特性, 而不是耗時(shí)且不精確的熱循環(huán)試驗(yàn)和功率循環(huán)試驗(yàn)。這是因?yàn)樵诠β恃h(huán)試驗(yàn)中,由于從 VCE 獲得的溫度是半導(dǎo)體芯片的平均溫度,而不是失效位置的局部溫度,因此使用基于通過集電極-發(fā)射極電壓 VCE 評估的溫度范圍ΔT 的故障模型不適合評估局部故障的壽命,而其局部溫度才是影響功率電子模塊中鍵合引線脫落失效的關(guān)鍵因素。

 

2.3 微電子芯片封裝可靠性研究

微電子封裝產(chǎn)品在生產(chǎn)制造、應(yīng)用使用和存貯運(yùn)輸過程中所承受的外在環(huán)境因素(如濕氣、溫度、振動、粉塵等)都會對影響到封裝產(chǎn)品的可靠性,使其遭受各種物理或化學(xué)的失效形式,主要失效機(jī)理包括:翹曲變形、剝離分層、疲勞斷裂、磨損腐蝕等。其中封裝中的濕氣問題一直是困擾電子封裝行業(yè)的難題之一,劉勝團(tuán)隊(duì)最早開始針對封裝中的界面問題開展研究, LIU 等在 1995 年即開始界面濕氣問題的測試和建模。

(1) 倒裝芯片封裝可靠性。倒裝芯片(Flip-chip,FC)封裝技術(shù)最早是由 IBM 公司引入,具體的工藝步驟如圖 9 所示。當(dāng)時(shí),主要的設(shè)計(jì)目是為了克服手工引線鍵合成本高、可靠性差和生產(chǎn)效率低的缺點(diǎn)。目前,在計(jì)算機(jī)、通信等領(lǐng)域,倒裝芯片封裝技術(shù)已經(jīng)獲得了相當(dāng)程度的應(yīng)用,并且呈高速增長的趨勢。

盡管倒裝芯片封裝有很多優(yōu)點(diǎn)(如互連引線短、封裝密度高),但倒裝芯片封裝還有很多可靠性方面的問題待解決,如多種材料和多界面的存在使其更脆弱(界面分層、裂紋擴(kuò)展等)、無鉛焊料的使用使其回流焊所需溫度更高而更易導(dǎo)致應(yīng)力/應(yīng)變集中以及無鉛焊料本構(gòu)模型的選擇和壽命評估等。導(dǎo)致倒裝芯片封裝結(jié)構(gòu)出現(xiàn)可靠性問題的其中一個(gè)主要原因就是:芯片與基板的 CTE 的失配(芯片:2.5~3ppm/K, Al2O3 陶瓷基板:5~6 ppm/K, FR4 電路板:16~20 ppm/K )。1987 年, Nakano 提出,將環(huán)氧樹脂中摻入 SiO2 顆粒制成的底充膠,填充在芯片與基板之間的空隙,能夠使芯片與基板間的熱失配得到一定程度的緩解,而且可以大幅度提高焊點(diǎn)的熱疲勞壽命(能提高 10~100 倍)。TSUKADA 等使用有機(jī)材料印刷電路板作為基板,然后用環(huán)氧樹脂填充芯片與基板間的間隙,結(jié)果顯示其性能可以與昂貴的陶瓷基板相媲美。有分析計(jì)算指出,焊點(diǎn)間隙充膠后,焊點(diǎn)主要應(yīng)比沒有充膠時(shí)要減小 75%到 90%。

底部填充膠的使用對倒裝芯片封裝可靠性的提高是顯而易見的,但是底部填充膠引入的同時(shí)又出現(xiàn)了另一個(gè)可靠性問題。在很多倒裝芯片封裝熱循環(huán)測試過程中,芯片和底部填充膠界面間往往會發(fā)生分層,這對倒裝芯片封裝的可靠性有著巨大的影響。而且有文獻(xiàn)已經(jīng)指出,底部填充膠與芯片間的界面分層成為倒裝芯片封裝主要失效模式之一。所以,隨著倒裝焊技術(shù)的快速廣泛應(yīng)用,對不同界面分層的萌生及其擴(kuò)展行為進(jìn)行深入的研究是有必要的。

多層結(jié)構(gòu)和多個(gè)界面是倒裝芯片封裝乃至高密度封裝中普遍存在的現(xiàn)象。界面分層失效得到越來越多的重視并逐漸成為整個(gè)產(chǎn)品性能和可靠性方面關(guān)心的重要問題之一。劉勝課題組通過三點(diǎn)彎曲試驗(yàn),測定了倒裝芯片封裝中底部填充膠和芯片界面間的斷裂韌度和相對應(yīng)的相角,并將高溫摩爾紋測試和有限單元法相結(jié)合,找到了一種評估電子 封 裝 界 面 分 層 長 度 的 新 方 法。1998 年,TSUKADA 等利用光學(xué)傳感器試驗(yàn)測得熱循環(huán)加載條件下膠/金屬片界面間的熱疲勞分層擴(kuò)展速率。2000 年, LAU 等利用有限元模擬仿真技術(shù),進(jìn)一步研究了倒裝芯片封裝中的典型界面分層裂紋的傳播方式。芯片與底部填充膠界面間分層擴(kuò)展機(jī)理仍值得做進(jìn)一步研究。

有文獻(xiàn)表明, 在電子封裝所有可能的失效式中,焊點(diǎn)失效是其中的一個(gè)主要原因,所以焊點(diǎn)的可靠性在整個(gè)電子封裝可靠性中都占有重要地位。目前,焊點(diǎn)壽命預(yù)測模型多種多樣,按照焊點(diǎn)變形機(jī)制和失效模式的不同,大致可分為四類:基于塑性應(yīng)變的模型、基于蠕變的模型、基于能量的模型以及基于斷裂參量的模型。由于便捷性、易操作性和合理性,以基于塑性變形的 Coffin-Manson 公式為代表的壽命預(yù)測模型被廣泛使用;之后, Norris 和Landzberg 用熱循環(huán)加載頻率因子 f 和最大溫度因子Tmax 對傳統(tǒng)的 Coffin-Manson 方程進(jìn)行了修正, 得到了焊點(diǎn)壽命預(yù)測的經(jīng)驗(yàn)?zāi)P汀?/p>

對于這四種壽命預(yù)測模型,到底哪一種模型能更準(zhǔn)確地對焊點(diǎn)壽命予以預(yù)測,目前為止業(yè)內(nèi)還沒有達(dá)成一致。因此,針對倒裝芯片封裝,找到一種能夠相對準(zhǔn)確預(yù)測焊點(diǎn)壽命的模型并揭示電子器件正常工作時(shí)焊點(diǎn)的變形機(jī)制是十分有意義的。

對于倒裝芯片封裝, 在底部填充膠填充工藝中,難免會引入雜質(zhì)或者在芯片與焊點(diǎn)連接的角點(diǎn)處難免出現(xiàn)未填滿(空洞)的現(xiàn)象,這會對焊點(diǎn)壽命產(chǎn)生巨大影響,如劉勝的文章指出,空洞的產(chǎn)生會使錫鉛焊點(diǎn)的疲勞壽命降低 20%左右。同時(shí),失穩(wěn)擴(kuò)展至焊點(diǎn)的芯片/底部填充膠界面分層裂紋對無鉛焊點(diǎn)疲勞壽命的影響,以及界面分層和空洞對無鉛焊點(diǎn)壽命的影響大小比較都還有待做進(jìn)一步研究。


(2) 硅通孔可靠性。隨著電子封裝更高密度、更大集成度的要求的出現(xiàn),系統(tǒng)級集成封裝便應(yīng)運(yùn)而生,三維異質(zhì)集成可以將電子、流體、光學(xué)等器件集成在一個(gè)模塊里,以滿足其多功能性。但集成封裝技術(shù)仍帶來一些信號延遲、噪聲等問題。利用硅通孔(Through silicon via, TSV)技術(shù)實(shí)現(xiàn)芯片的三維堆疊,可以避免由于引線鍵合帶來的一系列問題。同時(shí),通過芯片與基板之間的中介層,可以實(shí)現(xiàn)三維系統(tǒng)級封裝。硅通孔三維封裝技術(shù)通過在芯片之間制作垂直通孔,實(shí)現(xiàn)不同芯片的信號傳遞,大大改善了芯片的轉(zhuǎn)化速度;減小信號傳輸過程中的寄生損失,能夠?qū)崿F(xiàn)更低功耗和更短的互連長度,滿足電子器件的多功能和小型化要求。如圖 10 為所示為 8 層三維閃存芯片堆疊封裝結(jié)構(gòu)。

由于硅通孔需要特殊的制造工藝和結(jié)構(gòu),隨之而來也有一系列可靠性問題。比如硅片的減薄技術(shù)也尚未完全成熟。在對硅片進(jìn)行刻蝕通孔之后填充金屬,孔的深寬比直接影響著電鍍效果,高深寬比會帶來一些制造缺陷,如果深孔電鍍的工藝參數(shù)選擇不當(dāng),就會導(dǎo)致電鍍后的銅柱中存在缺陷。如圖 11 所示,硅通孔電鍍銅柱的 X 射線圖和截面光學(xué)圖中顯示銅柱存在一些裂紋,也有部分空洞散落其中。這些缺陷會對硅通孔的長期可靠性產(chǎn)生直接影響,最終導(dǎo)致硅通孔的性能不能滿足工作要求。也有一些工藝過程中導(dǎo)致界面剝離缺陷等,將影響硅通孔結(jié)構(gòu)以及三維封裝整體的可靠性。

不僅制作工藝過程中會有一些不利因素,當(dāng)半導(dǎo)體器件暴露在一定的高溫環(huán)境下,材料的熱失配現(xiàn)象出現(xiàn),引起熱應(yīng)力分布不均,也影響器件工作的穩(wěn)定性。在器件工作階段中,過高的溫度差也會引發(fā)嚴(yán)重的封裝器件可靠性問題。目前,基于三維封裝分析以及可靠性試驗(yàn)等仍處于不斷摸索的研究階段,相關(guān)的可靠性加速試驗(yàn)方法和可靠性標(biāo)準(zhǔn)尚未完全建立起來。常見的失效模式和失效機(jī)制如表2 所示。而失效機(jī)制和模式與硅通孔的制作工藝過程也密切相關(guān)。在制作 TSV 工藝過程中,如果出現(xiàn)操作不當(dāng),則會導(dǎo)致填充金屬銅中出現(xiàn)空洞,且在熱膨脹系數(shù)失配引起的熱應(yīng)力作用下,分層現(xiàn)象很容易出現(xiàn),甚至?xí)诓煌牧系慕缑嫔铣霈F(xiàn)裂紋等缺陷,而這些缺陷會影響封裝的長期可靠性。

3 展望

隨著市場對電子器件更強(qiáng)功能和更小尺寸的不斷追求,未來電子制造技術(shù)將主要朝著兩個(gè)方向發(fā)展,如圖 12 所示。

(1) 深度摩爾定律(More Moore)。在這一技術(shù)路線上,電子制造技術(shù)將延續(xù) CMOS 器件小型化的發(fā)展方向,通過器件結(jié)構(gòu)、溝道材料、互連引線、高介質(zhì)金屬柵、光刻工藝等各方面持續(xù)發(fā)展,以延續(xù)摩爾定律繼續(xù)發(fā)展。但是, 隨著特征尺寸的不斷下降,柵極氧化層的厚度逼近原子尺度, 器件級的量子效應(yīng)也愈發(fā)明顯,漏電更加嚴(yán)重,導(dǎo)致晶體管的特性更加難以控制。因此,業(yè)界普遍認(rèn)為摩爾定律正在接近物理極限,制造工藝進(jìn)步的代價(jià)也越來越高。

(2) 超越摩爾定律(More than Moore)。超越摩爾定律則更加強(qiáng)調(diào)功能的多樣化,是由應(yīng)用需求驅(qū)動的。深度摩爾定律(More Moore)主要滿足了用戶對于計(jì)算和存儲的需求。而超越摩爾定律則更加注重功能的多樣化和集成化,如射頻電路、 MEMS 傳感器、電源管理等功能。因此,超越摩爾定律主要有以下內(nèi)涵:隨著時(shí)代的發(fā)展,芯片價(jià)值的提升除了傳統(tǒng)的更高性能以外,新的功能更加重要。用戶除了傳統(tǒng)的計(jì)算和存儲需求, 還有傳輸、 參數(shù)感知、智能化等,以滿足對物聯(lián)網(wǎng)、生物醫(yī)療電子等多方面的需求;芯片集成度的提高也可以通過封裝技術(shù)來實(shí)現(xiàn),而不一定需要通過同一種先進(jìn)制程把更多的模塊集成到統(tǒng)一芯片上。如模擬/射頻/混合信號等模塊并不需要最先進(jìn)的芯片制程工藝,可通過更加成熟的工藝實(shí)現(xiàn)最佳性能。而數(shù)字模塊則可以應(yīng)用先進(jìn)工藝。不同工藝路線制造的模塊通過封裝技術(shù)集成到一起,同樣可以實(shí)現(xiàn)強(qiáng)大的綜合性能和優(yōu)異的集成度,這種集成方式即異質(zhì)集成。異質(zhì)集成技術(shù)目前已逐漸成為工業(yè)界和學(xué)術(shù)界的重點(diǎn)發(fā)展方向之一。同時(shí)其潛在的失效機(jī)理和模式也更加復(fù)雜,呈現(xiàn)出多尺度、多積累復(fù)合失效的特征。為應(yīng)對這一問題,發(fā)展電子器件、模塊、系統(tǒng)的在線監(jiān)測技術(shù)顯得更加重要。同時(shí),在器件可靠性設(shè)計(jì)優(yōu)化過程中,跨階段協(xié)作的、復(fù)合場可靠性預(yù)測及試驗(yàn)分析也是電子器件未來發(fā)展的重要方向。

 

免責(zé)申明:本文內(nèi)容來源轉(zhuǎn)自由半導(dǎo)體在線整理自機(jī)械工程學(xué)報(bào) 第57卷第16期,文字、素材、圖片版權(quán)等內(nèi)容屬于原作者,本站轉(zhuǎn)載內(nèi)容僅供大家分享學(xué)習(xí)。如果侵害了原著作人的合法權(quán)益,請及時(shí)與我們,我們會安排刪除相關(guān)內(nèi)容。

 

關(guān)鍵詞:先藝電子、XianYi、先藝、金錫焊片、Au80Sn20焊片、Solder Preform、芯片封裝焊片供應(yīng)商、芯片封裝焊片生產(chǎn)廠家、低溫共晶焊料、Eutectic Solder、光伏焊帶、太陽能焊帶、銀釬料、銀基釬料、助焊膏、高溫助焊劑、共晶助焊膏、高溫焊錫膏、paste flux、flux paste、氣密性金屬封裝、氣密性封焊、共晶鍵合、激光器巴條封裝、覆膜預(yù)成形焊片、熱沉、heatsink、光電子器件封裝、MEMS器件封裝、預(yù)成型錫片、納米銀、微納連接技術(shù)、AuSn Alloy、flux coating solder、TO-CAN封裝、低溫焊錫膏、噴印錫膏、銀焊膏、銀膠、銀漿、燒結(jié)銀、低溫銀膠、銀燒結(jié)、silver sinter paste、低溫合金預(yù)成形焊片、低溫釬焊片、金錫Au80Sn20焊料片、銦In合金焊料片、In97Ag3焊片、錫銀銅SAC焊料片、錫銻Sn90Sb10焊料片、錫鉛Sn63Pb37焊料片、金錫Au80Sn20預(yù)成形焊片、Au80Sn20 Solder Preform、大功率LED芯片封裝焊片生產(chǎn)廠家、TO封帽封裝焊片、In52Sn48、銦銀合金焊片、純銦焊片供應(yīng)商、銦In合金預(yù)成形焊片、錫銀銅SAC305(Sn96.5Ag3.0Cu0.5)焊片、錫銀銅預(yù)成形焊片焊箔供應(yīng)商、錫銻焊片、Sn90Sb10 Solder Preforms、錫鉛焊片、錫鉛Sn63Pb37焊片供應(yīng)商、錫鉛Sn63Pb37焊片生產(chǎn)廠家、錫鉛預(yù)成形焊片、金錫合金焊片選型指南、低溫合金焊片應(yīng)用、低溫合金焊片如何選擇、預(yù)成形焊片尺寸選擇、xianyi electronic、半導(dǎo)體芯片封裝焊片、光電成像器件的蓋板密封焊接無助焊劑焊片、圓環(huán)預(yù)成形焊片、方框預(yù)成形焊片、金屬化光纖連接焊片、金基焊料、金鍺焊料、金硅焊料、器件封裝焊料、預(yù)涂焊料蓋板、預(yù)涂助焊劑、帶助焊劑焊片、金錫助焊劑、預(yù)置焊片、金錫封裝、箔狀焊片、預(yù)制焊錫片、預(yù)鍍金錫、預(yù)涂金錫、氣密封裝釬焊、陶瓷絕緣子封裝、氣密封裝焊料、金錫熱沉